摘要:提出了一種高速、低功耗、小面積的10位250MS/s模數轉換器(ADC)。該ADC采用電荷域流水線結構,消除了高增益帶寬積的跨導運算放大器,降低了ADC功耗。采用流水線逐級電荷縮減技術,降低了后級電路的電荷范圍,減小了芯片面積。測試結果表明,在250 MS/s采樣速率、9.9MHz輸入正弦信號的條件下,該ADC的無雜散動態范圍(SFDR)為64.4dB,信噪失真比(SNDR)為57.7dB,功耗為45mW。
注:因版權方要求,不能公開全文,如需全文,請咨詢雜志社。
微電子學雜志, 雙月刊,本刊重視學術導向,堅持科學性、學術性、先進性、創新性,刊載內容涉及的欄目:電路與系統設計、半導體器件與工藝、產品與可靠性、測試與封裝等。于1971年經新聞總署批準的正規刊物。