摘要:多核數字信號處理器(DSP)在航空、航天等領域的信號處理系統中應用較廣泛,在實際工程應用時,由于JTAG接口的性能限制,存在速度慢、不穩定、難操作等問題,導致開發效率低下并嚴重影響項目進度。建立了一種以千兆以太網和PCIe作為加載和調試接口的多核DSP軟硬件開發平臺,包括標準化的硬件模塊和軟件開發環境,具有易重構、易擴展、不再依賴JTAG接口、兼容多個軟件操作系統、資源占用低等優點。以多核DSP TMS320C 6678為例,描述了多片DSP組成的信號處理系統開發中的關鍵技術,包括商用標準(COTS)模塊、系統架構、硬件診斷、軟件加載、軟件調試等。用該平臺可以顯著降低使用門檻,大幅度提高開發效率。
注:因版權方要求,不能公開全文,如需全文,請咨詢雜志社。
計算機工程與科學雜志, 月刊,本刊重視學術導向,堅持科學性、學術性、先進性、創新性,刊載內容涉及的欄目:算法研究、圖形與圖象、計算機網絡、神經網絡、仿真技術研究、人工智能、研究與實現、試題選載與博士論文摘要等。于1973年經新聞總署批準的正規刊物。